Du silicium au circuit CMOS. Pédagogie active par Apprentissage Par Projet
Résumé
L’objectif de cette formation est de proposer à des étudiants de niveau Master ou Ingénieur en Electronique un module complet allant de la modélisation d’une technologie CMOS 6 µm jusqu’au test d’un circuit analogique fabriqué en salle blanche, après une étape de conception et de simulation. En s’appuyant sur les méthodes d’Apprentissage Par Projet (APP) et de pédagogies actives, cette formation favorise l’apprentissage des outils et des méthodes de conception des circuits CMOS autour de la conception et de la réalisation concrète d’un amplificateur CMOS à 2 étages répondant à un cahier des charges précis. Tout au long de ce projet d’une durée totale de 10 journées, les étudiants organisés en groupe de 4 devront analyser et confronter leurs résultats de mesures à leur étude théorique et de conception assistée par ordinateur tant pour la partie technologique (caractérisation des capacités MOS, diodes, transistors MOS) que sur les performances des circuits CMOS (bande passante, gain, slew rate , offset, consommation, plage d’entrée, de sortie).
Origine | Fichiers produits par l'(les) auteur(s) |
---|---|
licence |