Mise en œuvre d'un simulateur DEVS utilisant des réseaux de Petri temporisés sur FPGA - LAAS - Laboratoire d'Analyse et d'Architecture des Systèmes Access content directly
Conference Papers Year : 2018

Mise en œuvre d'un simulateur DEVS utilisant des réseaux de Petri temporisés sur FPGA

Abstract

Une étape du Rapid Control Prototyping peut consister à exécuter une version simulée d'un système de commande en lien avec un environnement réel. Dans ce cadre, le simulateur doit assurer une exécution en temps réel de la simulation de la commande afin de permettre un fonctionnement opérationnel. Cet article propose une mise en œuvre matérielle d'un simulateur à événements discrets qui, si elle ne garantit pas encore le temps réel, permet d'accélérer fortement la simulation pour tendre vers cet objectif. Il s'agit d'un travail en cours s'inscrivant dans notre volonté d'assurer un flot complet de génération d'un système depuis des modèles dans une approche d'ingénierie dirigée par les modèles.
Fichier principal
Vignette du fichier
mosim_simulateur_DEVS_FPGA.pdf (182.66 Ko) Télécharger le fichier
Origin Files produced by the author(s)
Loading...

Dates and versions

hal-01824727 , version 1 (20-08-2018)

Identifiers

  • HAL Id : hal-01824727 , version 1

Cite

Clément Foucher, Vincent Albert. Mise en œuvre d'un simulateur DEVS utilisant des réseaux de Petri temporisés sur FPGA. MOSIM 2018, Jun 2018, Toulouse, France. ⟨hal-01824727⟩
75 View
31 Download

Share

Gmail Mastodon Facebook X LinkedIn More